# Examen Final d'Arquitectura de Computadors

Curs 2012-2013 Q2

## Problema 1. (1,5 puntos)

a) Define de forma clara y concisa el comportamiento de una cache con política copy back + write allocate :

Acceso con acierto: Se lee/escribe el dato en la cache. Si es escritura, se pone DB=1 en la línea accedida.

Acceso con fallo: Si la línea a reemplazar tiene DB=1, se escribe en memoria. Despúes, se trae la nueve línea y se escribe en el emplazamiento indicado, actualizando su DB=0. En caso de lectura se envía el dato a la CPU. En caso de escritura, se escribe el dato en la cache y se pone DB=1 en la línea accedida.

Dado el siguiente código escrito en ensamblador del IA32:

```
movl $0, %ebx
movl $0, %esi
for: cmpl $256*1000, %esi
    jge end
(a) movl (%ebx, %esi, 4), %eax
(b) addl %eax, 4*1024(%ebx, %esi, 4)
(c) movl %eax, 12*1024(%ebx, %esi, 4)
    addl $256, %esi
    jmp for
end:
```

Suponiendo que la memoria utiliza **páginas de tamaño 4KB** y que utilizamos un **TLB de 4 entradas (reemplazo LRU)**, responde a las siguientes preguntas:

b) Para cada uno de los accesos (etiquetas a, b, c), indica a qué página de la memoria virtual se accede en cada una de las 17 primeras iteraciones.

|   | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 |
|---|---|---|---|---|---|---|---|---|---|---|----|----|----|----|----|----|----|
| а | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 2 | 2 | 2  | 2  | 3  | 3  | 3  | 3  | 4  |
| b | 1 | 1 | 1 | 1 | 2 | 2 | 2 | 2 | 3 | 3 | 3  | 3  | 4  | 4  | 4  | 4  | 5  |
| С | 3 | 3 | 3 | 3 | 4 | 4 | 4 | 4 | 5 | 5 | 5  | 5  | 6  | 6  | 6  | 6  | 7  |

#### 

La instrucción (a) produce un fallo en su primer acceso, y el resto son aciertos.

La instrucción (b) tiene dos accesos, uno de lectura y uno de escritura. El de escritura siempre acierta. El de lectura falla la primera vez y acierta las 3 siguientes. Vuelve a fallar al quinto acceso porque la página 2 no está en el TLB, y acierta las siguientes (la página 3 y siguientes sí están en el TLB.

La instrucción (c) falla la primera vez y acierta las tres siguientes, y así en cada acceso.

Dado que el bucle se ejecuta 1000 veces, tenemos:

- (a): 1 fallo y 999 aciertos
- (b) 2 fallos y 998 aciertos de lectura y 1000 aciertos de escritura
- (c) 250 fallos y 750 aciertos

27 June 2013 4:48 pm

### Problema 2. (2 puntos)

Dado el siguiente código escrito en C:

b) **Dibuja** el bloque de activación de la función examen, indicando claramente los desplazamientos relativos al registro EBP necesarios para acceder a los parámetros y a las variables locales.

```
2
                  -12
         u
 3
                  -10
         v[]
 3
                  -7
 4
                  -4
         W
 4
                  <--%ebp
      ebp old
 4
         ret
                  +4
28
                  +8
 4
                  +36
 4
       @m[]
                  +40
 2
                  +44
         n
 2
                  +46
```

c) **Escribe** la expresión aritmética que permite calcular la dirección del elemento x.f[y.e[i]].d, siendo x una variable de tipo s2 e y una variable de tipo s1:

```
@x(s2) + 28*M[@y(s1) + 12 + 4*i] + 10
```

d) **Traduce** la siguiente sentencia a ensamblador del x86, suponiendo que está dentro de la función examen. Se valorará la optimización en el código. Escribe claramente la expresión aritmética a traducir.

```
M[8+%ebp + 12 + w*4] <- 0 o bien, más óptimo: M[%ebp + 20 + w*4] <- 0

opción 1:

movl -4(%ebp), %eax; w

leal 8(%ebp, %eax, 4), %eax; %eax <- 8+%ebp+w*4

movl $0, 12(%eax)

opción 2:optimizado

movl -4(%ebp), %eax; w

movl $0, 12+8(%ebp, %eax, 4), %eax
```

27 June 2013 4:48 pm 2/6

| Cognoms:                                   | . Nom:            |
|--------------------------------------------|-------------------|
| Examen Final d'Arquitectura de Computadors | Curs 2012-2013 Q2 |

# Problema 3. (3 puntos)

Tenemos un procesador (que llamaremos procesador original) que funciona a una frecuencia de 4 GHz. Este procesador no tiene ningún tipo de jerarquía de memoria, todos los accesos se realizan directamente sobre memoria principal. En este procesador hemos ejecutado una aplicación A (que usaremos a lo largo de todo el problema) y hemos obtenido los siguientes datos: tiempo de ejecución 16 s, 2x10<sup>9</sup> instrucciones ejecutadas, 3x10<sup>9</sup> accesos a memoria. Sabemos además que cada acceso a memoria tarda 21 ciclos.

a) Calcula el CPI del procesador original al ejecutar la aplicación A (a este CPI lo llamaremos CPI original).

```
16 s * 4x10<sup>9</sup> c/s = 64x10<sup>9</sup> c iclos

CPI<sub>original</sub> = 64x10<sup>9</sup> c / 2x10<sup>9</sup> i = 32 c/i
```

 Calcula el CPI de un procesador (que llamaremos procesador ideal) en que cada acceso tardase 1 ciclo (a este CPI lo denominaremos CPI<sub>ideal</sub>).

```
Penalización/acceso = 21 ciclos - 1 ciclo = 20 ciclos/acceso. Ciclos penalización = 3x10^9 accesos * 20 ciclos/acceso = 60x10^9 ciclos Ciclos original - Ciclos penalización = 64x10^9 ciclos - 60x10^9 ciclos = 4x10^9 ciclos CPI<sub>ideal</sub> = Ciclos ideal /instrucciones = 4x10^9 c/ 2x10^9 i = 2 c/i
```

Para mejorar el rendimiento respecto el procesador original, añadimos una cache 2-asociativa al procesador (que denominaremos procesador 2A). Para poder mantener la frecuencia de 4 GHz, los accesos a la cache 2-asociativa tardan 2 ciclos, es decir que en caso de acierto tenemos una penalización de 1 ciclo respecto al procesador ideal. La penalización media en caso de fallo es de 25 ciclos (también respecto al procesador ideal). La aplicación A ejecutada en el procesador 2A tarda 3,55 segundos.

c) Calcula la tasa de fallos de la cache 2-asociativa.

```
CPI 2A = 3,55 s * 4x10<sup>9</sup> c/s / 2x10<sup>9</sup> i = 7,1 c/i

CPImem = CPI 2A - CPlideal = 7,1 c/i - 2 c/i = 5,1 c/i

CPImem = nr * ((1-m) * 1 + m * 25) ----> (1 - m + 25*m) ciclos/acceso = 5,1 c/i / 1,5 a/i = 3,4 ciclos/acceso

24 ciclos/fallo * m = 2,4 ciclos/acceso ----> m = 0,10 fallos/acceso
```

27 June 2013 4:48 pm 3/6

Uno de los ingenieros ha sugerido el uso de un predictor de vía.

d) **Explica** cómo funciona una cache asociativa por conjuntos con predictor de vía y sus ventajas e inconvenientes respecto una cache igual pero sin predictor de vía.

Un hardware, denominado predictor de vía, predice que vía se va a acceder.

Inicialmente se accede sólo a la via sugerida por el predictor.

- en caso de HIT (bit v = 1 y tags iguales) se obtiene el dato de esa via.
- en caso de MISS hay que acceder al resto de vias para obtener el dato (o descubrir que es miss de cache)

Ventajas: Tsa ligeramente menor, menor consumo

Desventajas: Penalización en caso de fallo del predictor, coste (area) del predictor, posible impacto del predictor en el tiempo de ciclo y el consumo.

El predictor sugerido tendría un impacto negligible tanto en área como en la frecuencia y consumo del procesador. Al ejecutar la aplicación A, el predictor de vía tiene una tasa de aciertos del 80%. Al procesador con cache 2 asociativa y predictor de vía lo denominaremos procesador P. En caso de que el predictor acierte la vía no hay penalización respecto al procesador ideal, si hay fallo de predictor pero acierto de cache se incurre en un ciclo de penalización (tal como ocurría con la cache 2 asociativa), y finalmente, si es fallo de predictor y también de cache, la penalización es de 25 ciclos (también la misma que la cache 2 asociativa). Además del predictor, se ha aprovechado para mejorar el algoritmo de reemplazo de la cache, por lo que la tasa de fallos de la misma es de solo un 5%.

e) Calcula el tiempo de ejecución de la apicación A en el procesador P.

```
CPI = CPI ideal + nr*(mp*tpp + m*tpf) = 2 c/I + 1,5 a/I * (0,15 fp/a * 1 c/fp + 0,05 fc/a * 25 c/fc) = 4,1 c/i

TexeP = CPI*I/F = 4,1 c/i * 2x10^9 i / 4x10^9 c/s = 2,05 s
```

Queremos saber la potencia media debida a conmutación de la jerarquia de memoria del procesador P. Ignoraremos por tanto la potencia disipada por fugas así como la potencia de conmutación del procesador, y tambien la del predictor, que ya hemos comentado que tiene un impacto despreciable. Sabemos que cada vez que se accede una via de la cache se consumen 5 nJ (nanojoules) y cada vez que hay un fallo de cache se consumen 44 nJ adicionales.

f) **Calcula** la potencia media debida a conmutación de la jerarquia de memoria del procesador P al ejecutar la aplicación A

Si hay acierto de predictor solo se accede una via (5 nJ), si hay fallo de predictor se acceden las 2 vias (10 nJ) y si es fallo de cache 44 nJ adicionales (54 nJ en total)

Energia =  $3x10^9$ accesos \*  $(1 * 5x10^{-9} J + 0,20 * 5x10^{-9} J + 0,05 * 44x10^{-9} J) = 24,6$  Joules P = 24,6 Joules / 2,05 s = **12 W** 

27 June 2013 4:48 pm 4/6

| Cognoms:                                   | . Nom:            |
|--------------------------------------------|-------------------|
| Examen Final d'Arquitectura de Computadors | Curs 2012-2013 Q2 |

## Problema 4. (3,5 puntos)

Se ha medido la ejecución de un programa en un sistema con un solo procesador y un solo disco (un PC de sobremesa) y se ha visto que su tiempo de ejecución es de 300 horas.

Dado que el coste en tiempo es muy alto, deseamos ejecutar el programa (que en parte es paralelizable) en un sistema multiprocesador con varios procesadores y discos idénticos al de nuestro PC. Para poder estimar el rendimiento del programa hemos medido (en el PC) que el programa se ejecuta en 3 fases bien diferenciadas:

Fase 1: Código SECUENCIAL que no puede paralelizarse, ocupa el 5% del tiempo en la ejecución en el PC.

Fase 2: Código TOTALMENTE PARALELIZABLE, ocupa el 85% del tiempo si se ejecuta el programa en el PC.

Fase 3: Código de E/S que pasa todo su tiempo ESCRIBIENDO en disco, ocupa el 10% del tiempo en la ejecución en el PC.

a) Cálcula la ganancia máxima en velocidad que se puede conseguir en este programa si dispusiéramos para ejecutarlo de un supercomputador compuesto por un número infinito de procesadores y discos.

```
G = 1 / ((1-0.95) + 0.05 / Inf) = 1 / 0,05 = 20
```

En realidad, aunque la Fase 2 sea muy paralelizable, no es posible realizar una paralelización completa debido al tiempo de sincronización entre los distintos procesos. Se calcula que el tiempo de sincronización aumenta conforme aumenta el número de procesadores por lo que hay un límite a la cantidad de procesadores que podemos usar ganando velocidad. Hemos averiguado que por cada procesador que añadimos el tiempo de ejecución aumenta en 30 horas (con respecto a la parelelización ideal de la fase 2).

b) Calcula cual es el número ideal de procesadores y la ganancia en porcentaje del programa cuando se ejecuta en un entorno con dicho número de procesadores y un disco.

```
T = 300 * 0,85 / N + (N-1) * 30
Nideal = 3 (145 horas)
G= 300/(145+45)=1,58 -> 58 %
```

Nuestro supercomputador, además de poseer muchos procesadores también dispone de un RAID de discos. Esto nos permite paralelizar la Fase 3 ya que en esta fase hay suficientes accesos como para saturar el ancho de banda de los discos. Sabemos además que todos los accesos son aleatorios.

c) El RAID de discos del que disponemos tiene 30 discos y puede configurarse como RAID 0, 1(2 grupos de 15 discos), 5, 50 (5 grupos de 6 discos) o 6. Si solo nos interesara el rendimiento, ¿cúal es la mejor opción de configuración? ¿Cúal sería la respuesta si la fase 3 fueran todo lecturas? ¿Y si solo nos interesara la capacidad?

```
RAID 0 da el mejor rendimiento
Cualquier configuración tendría el mismo rendimiento
RAID 0 también da la mayor capacidad
```

27 June 2013 4:48 pm 5/6

Nuestro sistema supercomputador está compuesto por un RAID 50 de 30 discos, cada uno de los cuales es igual al del PC de sobremesa. A partir de aquí suponemos que siempre que hablamos del supercomputador supondremos que estamos hablando del número ideal de procesadores y un RAID 50 de 30 discos.

d) Calcula cuanto tiempo tardará nuestro programa ejecutado en el supercomputador.

```
T = 15 horas Fase 1 + 145 horas Fase 2 + 30 / (30/4) horas Fase 3= 164 horas
```

Sabemos que el programa contiene  $10^{17}$  instrucciones dinámicas de las cuales, en la fase dos, 864 \*  $10^{14}$  son instrucciones de coma flotante que implementan un total de 72 \*  $10^{14}$  operaciones de coma flotante en simple precisión.

e) Calcula a cuantos MIPS y MFLOPs se ejecuta el programa en el PC de sobremesa y en el supercomputador con el número ideal de procesadores sabiendo que las instrucciones dinámicas de sincronización son 1 \* 10<sup>14</sup> por cada procesador extra.

```
MIPSpc = 10<sup>17</sup> / (300 * 3600 * 1000000) = 92592,6 MIPS

MFLOPSpc = 72 * 10<sup>14</sup> (300 * 3600 * 1000000) = 6666,7 MFLOPS

MIPSsc = (10<sup>17</sup> + 2 * 10<sup>14</sup>) / (164 * 3600 * 1000000) = 169715,4 MIPS

MFLOPSsc = 72 * 10<sup>14</sup> (164 * 3600 * 1000000) = 12195,1 MFLOPS
```

f) Comenta de forma razonada que sistema (el PC de sobremesa o el supercomputador) presenta una mejor eficiencia energética suponiendo que los procesadores y los discos son los elementos que disipan más del 99% de la energia en cualquiera de los dos sistemas.

El PC es más eficiente que el supercomputador ya que el supercomputador tiene siempre activos 3 procesadores y 30 discos que consumen lo mismo que los del PC y no es capaz de ejecutar el programa 3 veces más rápido en toda la fase de cálculo ni 30 veces más rápido en la de E/S para compensar el consumo extra.

Visto el pobre rendimiento obtenido y suponiendo que la totalidad del tiempo de la fase 2 se consume en las instrucciones dinámicas de coma flotante (el resto de fases no tienen dichas instrucciones) decidimos añadir al procesador del supercomputador una unidad SIMD de coma flotante de 256 bits que, para el código analizado, nos permite agrupar cada 8 instrucciones dinámicas de coma flotante en una que se ejecuta a la misma velocidad que las anteriores.

g) Estimad de forma razonada cual sería la nueva paralelización ideal de la fase 2 del programa con los nuevos procesadores.

Ahora no tiene sentido paralelizar ya que el tiempo de ejecución de la fase 2 apenas sería mayor que el tiempo de sincronización.

Tfase 2 = 255 / 8 = 31,875 horas

27 June 2013 4:48 pm 6/6